Referat.me

Название: Магистрали MULTIBUS I/II

Вид работы: реферат

Рубрика: Информатика

Размер файла: 13.79 Kb

Скачать файл: referat.me-131319.docx

Краткое описание работы: Одним из наиболее важных элементов вычислительной системы является структура системной магистрали, осуществляющей сопря- жение всех аппаратных средств. Системная магистраль обеспечи-

Магистрали MULTIBUS I/II

Одним из наиболее важных элементов вычислительной системы

является структура системной магистрали, осуществляющей сопря-

жение всех аппаратных средств. Системная магистраль обеспечи-

вает взаимодействие друг с другом различных компонентов систе-

мы и совместное использование системных ресурсов. Последнее

обстоятельство играет важную роль в существенном увеличении

производительности всей системы. Кроме того, системная магист-

раль обеспечивает передачу данных с участием памяти и уст-

ройств ввода-вывода, прямой доступ к памяти и возбуждение пре-

рываний.

Системные магистрали обычно выполняются таким образом, что

сбои проходящие в других частях системы, не влияют на их функ-

ционирование. Это увеличивает общую надежность системы. Приме-

рами магистралей общего назначения являются предложенные фир-

мой Intel архитектуры MULTIBUS I и II, обеспечивающие коммуни-

кационный канал для координации работы самых разнообразных вы-

числительных модулей.

MULTIBUS I и MULTIBUS II используют концепцию "ведущий-ве-

домый". Ведущим является любой модуль, обладающий средствами

управления магистралью. Ведущий с помощью логики доступа к ма-

гистрали захватывает магистраль, затем генерирует сигналы уп-

равления и адреса и сами адреса памяти или устройства вво-

да-вывода. Для выполнения этих действий ведущий оборудуется

либо блоком центрального процессора, либо логикой, предназна-

ченной для передачи данных по магистрали к местам назначения и

от них. Ведомый - это модуль, декодирующий состояние адресных

линий и действующий на основании сигналов, полученных от веду-

щих; ведомый не может управлять магистралью. Процедура обмена

сигналами между ведущим и ведомым позволяет модулям различного

быстродействия взаимодествовать через магистраль. Ведущий ма-

гистрали может отменить действия логики управления магист-

ралью, если ему необходимо гарантировать для себя использова-

ние циклов магистрали. Такая операция носит название "блокиро-

вания" магистрали; она временно предотвращает использование

магистрали другими ведущими.

Другой важной особенностью магистрали является возможность

подключения многих ведущих модулей с целью образования многоп-

роцессорных систем.

MULTIBUS I позволяет передать 8- и 16 разрядные данные и

оперировать с адресами длиной до 24 разрядов.

MULTIBUS II воспринимает 8-, 16- и 32-рахрядные данные, а

адреса длиной до 32 разрядов. Протоколы магистралей MULTIBUS I

и II подробно описаны в документации фирмы Intel, которую сле-

дует тщательно изучить перед использованием этих магистралей в

какой - либо системе.

MULTIBUS I

MULTIBUS I фирмы Intel представляет собой 16-разрядную мно-

гопроцессорную систему, согласующуюся со стандартом IEEE 796.

На рис. 2 приведена структурная схема сопряжения с магистралью

MULTIBUS I. На рисунке не показана локальная шина и локальные

ресурсы МП 80386.

Похожие работы

  • Устройство ПК 4

    Устройство ПК Проектная работа ученика 8 Б класса школы № 71 Карпова Игоря План: Введение. Материнская плата. Процессор. Системная шина. Порты. Порт USB.

  • Микропроцессор В1801ВМ1. Его структура

    Микропроцессор В1801ВМ1 его структура и система команд Структура микропроцессора В1801ВМ1 Однокристальный 16-разрядный микропроцессор К1801ВМ1 предназначен для выполнения следующих функций:

  • Организация кабельного участка на магистральной первичной сети

    ПОВОЛЖСКИЙ ИНСТИТУТ ИНФОРМАТИКИ И РАДИОСВЯЗИ Кафедра организации, планирования и управления предприятий связи Курсовая работа по курсу "ОРГАНИЗАЦИЯ, ПЛАНИРОВАНИЕ И АСУ

  • Адаптер паралельного обмена

    СОДЕРЖАНИЕ Введение 1 Выбор и обозначение основных технических решений 1.1 Связь проектируемого устройства с IBM PC 1.2 Особенности магистрали ISA 1.3 Связь проектируемого устройства с внешними устройствами

  • Логическое устройство компьютера

    Микропроцессор. Самым главным элементом в компьютере, его «мозгом», является микропроцессор — небольшая (в несколько сан­тиметров) электронная схема, выполняющая все вычисления и обра­ботку информации. Микропроцессор умеет производить сотни раз­личных операций и делает это со скоростью в несколько десятков или даже сотен миллионов операций в секунду.

  • Обзор процессоров и шин ПВМ начиная с 386 машин

    Московский институт радиотехники электроники и автоматики кафедра АСОИУ при ИнтерЭВМ  _Р Е Ф Е Р А Т  _Тема: . Обзор процессоров и шин ПВМ начиная с 386 машин.

  • Разработка устройства сопряжения для персонального компьютера типа IBM PC

    Федеральное Агентство образования Российской Федерации Пензенский государственный университет Кафедра "Информационная безопасность систем и технологий"

  • Аппаратно-программные средства ввода/вывода аналоговой информации в системах реального времени

    Московский институт инженеров железнодорожного транспорта -------------------------------------------------------------- Кафедра: Автоматизированные системы управления

  • Структурная схема персонального компьютера

    Содержание Введение……………………………………………………………………………….3 1 Структурная схема персонального компьютера (ПК)………………….………....4 2. Основные устройства компьютера……………………………………..……..….5

  • Архитектура ЭВМ и ее основные характеристики

    Реферат Тема: ’’Архитектура ЭВМ и ее основные характеристики’’. Введение Электронно-вычислительные машины (ЭВМ), или, как их теперь чаще называют, компьютеры, - одно из самых удивительных творений человека. В узком смысле ЭВМ - это приспособления, выполняющие разного рода вычисления или облегчающие этот процесс.